Семинар «Проектирование аппаратуры на ПЛИС. Современные подходы и средства разработки»

Информационно-аналитический Центр Современной Электроники приглашает на обновленный семинар Бориса Кривошеина и Сергея Федорова «Проектирование аппаратуры на ПЛИС. Современные подходы и средства разработки». Семинар пройдет в Москве 24 сентября 2015 года.

  • Место проведения: Москва, Красноказарменная ул., д. 14, административный корпус Московского энергетического института, малый актовый зал, 4-й этаж.
  • Время проведения: 10:00–18:00. Регистрация участников с 09:00.

Докладчики семинара:

  • Сергей Федоров, преподаватель, МГТУ им. Н. Э. Баумана, кафедра «Информационные системы и телекоммуникации» (ИУ-3), ведущий разработчик проектов с применением ПЛИС и ЦСП;
  • Борис Кривошеин, директор департамента РЭА, ЗАО «Ланит-Терком», руководитель лаборатории MG Lab Xilinx Санкт-Петербургского государственного университета, руководитель спецкурса «Проектирование цифровых систем» на математико-механическом факультете СПбГУ;
  • Олег Медведев, инженер ЗАО «Ланит-Терком», занимается реализацией вычислительно сложных алгоритмов на ПЛИС. До этого занимался разработкой языка высокоуровневого описания аппаратуры и его трансляцией в VHDL.

Содержание семинара:

  • Новые семейства и элементы архитектуры, тенденции развития ПЛИС
    • Общие тенденции развития и перспективы ПЛИС
    • Семейства Arria 10, Cyclone V, MAX10 (Altera)
    • Семейства Virtex/Kintex Ultrascale (Xilinx)
    • Системы на кристалле Zynq-7000 (Xilinx)
    • Архитектурные элементы внешних интерфейсов систем на ПЛИС. Аппаратные ускорители и IP-ядра
  • Методология проектирования. Средства высокоуровневого описания и синтеза
    • Vivado Design Suite (Xilinx)
    • Vivado HLS (Xilinx)
    • Использование IP-ядер при проектировании ПЛИС Xilinx
    • Quartus II, Nios II EDS, SoC EDS и DS-5, DSP Builder (Altera)
    • OpenCL (Altera)
  • Верификация проектов
    • Современные подходы и средства верификации
    • Метрики и техники верификации. Формальные методы, моделирование
    • Языки верификации
    • Questa Advanced Simulator (Mentor Graphics)
    • Avalon verification IP Suite (Altera)
  • Методологии UVM/OVM.
    • Обзор методологий UVM и OVM
    • Маршрут верификации UVM. UVM Express, UVM Connect (Mentor Graphics)
    • Пример применения языка System Verilog для описания и тестирования интерфейсов и верификации модулей
    • Внутренние интерфейсы систем на ПЛИС. Архитектура AMBA. Протокол AXI
  • Устройство и интерфейсы систем на кристалле на ПЛИС
    • Взаимодействие процессорных ядер и ресурсов программируемой логики в SoPC
    • Arria 10 SX/Stratix 10 SX/Cyclone V SX
      • Отладка систем на кристалле (платформы, средства).
    • MATLAB/Simulink (MathWorks)
  • Примеры применения
    • Отладка программных и аппаратных контроллеров памяти в ПЛИС Altera
    • Vivado HLS. Реализация алгоритма поиска шаблона в изображении на ПЛИС Virtex-7
    • Пример (ISE) — реализация внутренних высокоскоростных интерфейсов PCI-Express многопроцессорного вычислительного комплекса на ПЛИС Virtex-6
    • Обсуждение проектов, проблем проектирования, ответы на вопросы

Семинар проводится при поддержке компании «Джейбил», одного из лидеров мирового рынка контрактного производства.

Программа семинара, информация о докладчиках и бланк заявки размещены на сайте

Для участия необходимо скачать бланк заявки, заполнить и направить его по e-mail: seminar@sovel.org или по факсу: +7 (495) 280-04-19.

Задать вопросы о семинаре можно по телефонам: +7 (495) 505-15-38, +7 (495) 280-04-19.

Добавить комментарий

Ваш адрес email не будет опубликован. Обязательные поля помечены *