Реализация аппаратной платформы микропроцессорной системы, проектируемой на основе ядра MicroBlaze, в ПЛИС семейств FPGA фирмы Xilinx

В предыдущих номерах журнала были подробно рассмотрены процедуры создания нового проекта микропроцессорной системы на основе 32"разрядного ядра MicroBlaze в САПР Xilinx Embedded Development Kit (EDK) и формирования спецификации аппаратной платформы.

Повышение гибкости устройств c шиной PCI

Устройства на шине PCI чаще всего представляют собой некоторый предпроцессор сигналов, аналоговых или дискретных, выполненный на базе программируемых ПЛИС.

Программируемые аналоговые интегральные схемы. Жизнь продолжается?

Место и значение ПЛИС при проектировании цифровых схем не нуждается в дополнительных комментариях. Поэтому вполне понятны устремления полупроводниковых компаний выпустить подобный по назначению и популярности компонент и для аналоговой схемотехники.

Микросхемы стандартной логики производства Philips Semiconductors

В настоящей статье рассмотрены основные характеристики семейств стандартной логики Philips Semiconductors, которые были представлены на семинаре, проведенном 27 сентября 2001 г.

ПЛИС CPLD компании Xilinx с малым потреблением. Серия CoolRunner

Выпускаемые в настоящее время ПЛИС c архитектурой CPLD представляют собой программируемые пользователем интегральные схемы малой логической емкости (до 13 000 вентилей), которые могут перепрограммироваться непосредственно в устройстве и сохранять конфигурацию при выключенном питании.

ПЛИС фирмы Xilinx: семейство SpartanTM-II

В начале 1998 г. компания Xilinx выпустила новую серию ПЛИС с архитектурой FPGA — семейство Spartan. Данная серия предназначена для использования в серийных проектах как альтернатива заказным специализированным ИМС.

Синтез проектов, реализуемых на базе ПЛИС FPGA фирмы Xilinx, в САПР WebPACK ISE

В следующей серии статей был рассмотрен полный цикл разработки цифровых устройств (за искоючением этапов функционального и временного моделирования) в среде САПР WebPACK™ ISE™ (Integrated Synthesis Environment) при использовании ПЛИС CPLD, выпускаемых фирмой Xilinx®.

Программирование ПЛИС семейств CPLD фирмы Xilinx в САПР WebPACK ISE

Для окончательной верификации проекта необходимо выполнить полное (временное) моделирование, используя средства системы ModelSim XE Starter™ и программы генерации тестов HDL Bencher.

Синтез, размещение и трассировка проектов, реализуемых на базе ПЛИС CPLD фирмы Xilinx, в САПР WebPACK ISE

После этапа создания нового проекта и модулей исходного описания в соответствии с методикой, рассмотренной в , следующий этап процесса разработки цифровых устройств на базе ПЛИС Xilinx® в среде САПР WebPACK™ ISE™ (Integrated Synthesis Environment) — функциональное моделирование.

WebPack ISE: интегрированная среда разработки конфигурации и программирования ПЛИС Xilinx

Одной из устойчивых тенденций на современном этапе развития цифровой техники является переход от «жесткой логики» к программируемым логическим интегральным схемам (ПЛИС).