Ежегодный семинар по продукции Microchip — MASTERs RUSSIA 2015
Ежегодный семинар по продукции Microchip — MASTERs Russia 2015 — пройдет с 28 по 31 октября 2015 года в отеле «Аквамарин» (г. Зеленогорск, Санкт-Петербург).
В программе семинара:
- Теоретические классы:
- NEW. Новинки 8-разрядных микроконтроллеров Microchip. Класс посвящен обзору новинок за прошедший год и планам на будущее. Дается обзор независимой от ядра периферии, возможности синтеза пользовательских функций, возможности периферии микроконтроллеров по формированию ядра импульсного источника питания.
- N32. Новинки 16-, 32-разрядных микроконтроллеров Microchip. Класс посвящен обзору новинок за прошедший год и планам на будущее. Обзор высокопроизводительного семейства PIC32MZ DA для работы в графических приложениях.
- ANA. Обзор аналоговой продукции Microchip. Класс посвящен обзору новинок аналоговых и интерфейсных микросхем. Рассматриваются периферийные микросхемы Ethernet, USB и других интерфейсов, микросхемы преобразователей питания и т. д.
- WPD. Обзор беспроводных продуктов Microchip. Дается обзор Wi-Fi, BlueTooth-продуктов, микросхемы и модули 2,4-МГц и SubGHz-диапазонов.
- DEV. Отладочные средства Microchip: сегодня и завтра. Обзор средств разработки Microchip, новые функции среды разработки MPLAB IDE X, новые отладочные платы.
- IoT. «Интернет вещей». Веб-сервисы для встраиваемых приложений.
- LoRa. Сети передачи данных на большие расстояния LoRaWAN. Обзор технологии, возможности, применение.
- Практика:
- MCC. Работа в среде разработки MPLAB IDE, использование визуального конфигуратора кода MPLAB Code Configurator для быстрого освоения и конфигурирования микроконтроллеров. Знакомство и опыт работы с независимой от ядра периферией.
В рамках Microchip MASTERs Russia планируется проведение презентации MIPSfpga.
MIPSfpga — бесплатно лицензируемые для универстетов исходные тексты промышленного микропроцессорного ядра MIPS microAptiv UP. Это ядро используется как основа микроконтроллера Microchip PIC32MZ, а также новой платформы для «Интернета вещей» — Samsung Artik 1.
В промышленности ядро MIPS microAptiv UP применяется вместе со стандартным технологическим процессом проектирования микросхем. При этом процессор и другие компоненты системы на кристалле разрабатываются на языке описания аппаратуры Verilog. Затем через несколько преобразований описание превращается в маску, по которой на фабрике изготавливаются микросхемы.
Образовательная версия MIPS microAptiv UP — MIPSfpga — использует альтернативный путь реализации: описание системы превращается в файлы конфигурации для недорогих студенческих плат с программируемыми пользователем вентильными матрицами (ППВМ), которые часто называют программируемыми логическими интегральными схемами (ПЛИС) или Field Programmable Gate Array (FPGA).
Информация о предстоящем семинаре представлена на сайте.
Предварительная регистрация участников предстоящего семинара открыта по адресу.