Учет резистивно-емкостных эффектов при проектировании цифровых БИС по субмикронным проектным нормам

С наступлением эры субмикронных технологий БИС стали работать на высоких частотах, потреблять больший ток и мощность при меньших напряжениях питания. Обострились паразитные эффекты (паразитная емкость связи между проводниками, приводящая к перекрестным искажениям, электромиграция, времязависимый пробой подзатворных оксидов, паразитное падение напряжения в цепях питания и заземления, паразитные ...

Принципы проектирования интерфейсов памяти, лежащие в основе перехода т DDR2 к DDR3

Статья посвящена рассмотрению сравнительных характеристик стандартов DDR. Самые значительные отличия находятся на физическом уровне интерфейса памяти. Эти отличия будут показаны на примере проектирования высокоскоростного интерфейса процессора. Мы рассмотрим такие примеры проектирования, где важна обратная совместимость интерфейса DDR3 с интерфейсом DDR2. На конкретном примере будет продемонстр...

Проектирование с использованием процессоров Analog Devices.
Первый проект для EZ-KIT Lite

В этой статье мы перейдем от моделирования к работе с реальными аппаратными средствами и создадим простой проект для платы EZ-KIT Lite, который будет использоваться в качестве каркаса для последующих проектов.

Практические стратегии для перехода на модельно-ориентированное проектирование встроенных приложений

При переходе на модельно-ориентированное проектирование для разработки встроенных систем необходимо рассмотреть комплексный план, включающий подбор персонала, процессы разработки и инструменты. Очевидно, что в начале деятельности по улучшению любого процесса следует определить решаемую проблему и затем разработать план реализации решения. При переходе на модельно-ориентированное проектирование ...

Проектирование микропроцессорных ядер в САПР ПЛИС WebPACK ISE фирмы Xilinx

Предлагается повторно переработать проект микропроцессорного ядра из работ [1, 2] в базисе ПЛИС фирмы Xilinx с использованием САПР WebPACK ISE, с целью изучения эффективности упаковки логики ПЛИС различных технологических поколений и архитектур фирм Xilinx и Altera соответствующими средствами САПР. В основе микропроцессорного ядра используется управляющий автомат с циклом работы в два такта и...

Интегральные преобразования Гильберта и Лапласа в среде Maple

В процессе проектирования систем связи разработчикам необходимо выполнить интегральные преобразования (ИП). Чаще всего это бывают прямое и обратное преобразования Гильберта и Лапласа. Поскольку таблицы преобразований не всегда под рукой, да и не всегда доступны, разработчику полезно иметь на рабочем столе Maplet-вычислитель, который быстро выполнит процедуру преобразования. Мы покажем, как созд...

Как заменить ОУ с обратной связью по напряжению на ОУ с обратной связью по току

В предлагаемом переводе статьи “Converting From Voltage-Feedback to Current-Feedback Amplifiers” (AN9663.2 фирмы Intersil) рассматриваются особенности, которые отличают усилители с токовой обратной связью от широко известных и наиболее часто применяемых усилителей с обратной связью по напряжению. Даются рекомендации по замене усилителей с ОС по напряжению на усилители с токовой ОС. Кроме того, ...

Усилители для фотодиодов на операционных усилителях. Часть 2

Продолжение цикла статей об операционных усилителях. Требования к полосе пропускания являются неотъемлемой частью обсуждения преобразователя тока в напряжение по двум причинам. Общий выходной шум увеличивается пропорционально квадратному корню из полосы пропускания системы просто потому, что охватывается более широкий спектр шумов. Появляется конфликт между оптимальным соотношением сигнал/шум и...

Несимметричные сигналы синхронизации

При разработке несимметричного дерева синхронизации разработчик системы может выбрать одну из двух обычно используемых форм сигнала: прямоугольную или синусоидальную. В этом руководстве по применению дан краткий обзор обоих типов сигналов. Здесь показаны достоинства и недостатки каждого из них на примере CDC3 S04 — счетверенного буфера синусоидального тактового сигнала со встроенным линейным ...

Синтезируемая модель арбитра доступа к среде передачи данных

В статье рассмотрена задача арбитража доступа к разделяемым ресурсам в современных вычислительных устройствах. Предложена реализация арбитра для асинхронной системной шины. Приведена поведенческая модель 3-входового арбитра на языке Verilog с детальным описанием принципов функционирования. Рассмотренная модель арбитра может быть реализована в ПЛИС архитектуры CPLD малой емкости (XC9536XL-Xilinx...