Проектирование топологии КМОП заказных БИС

В статье рассматривается процесс проектирования топологии КМОП заказных БИС с помощью популярных программных инструментов.

Проектирование СБИС. Стили и этапы проекта

В прошлом году завершилась публикация цикла "Школа схемотехнического проектирования устройств обработки сигналов". Я взял небольшой тайм-аут (чем слегка расстроил любимую редакцию), дабы задуматься-а что, собственно говоря, нужно современному разработчику? Результат этих размышлений уважаемый читатель может видеть, начиная сэтого номера.

Школа схемотехнического проектирования устройств обработки сигналов. Занятие 1. Алгоритмы, элементная база, способы реализации

Последнее десятилетие можно назвать десятилетием коренных изменений в элементной базе устройств обработки сигналов. Действительно, в 1990–1991 годах реально существовали 2-5 наименований цифровых сигнальных процессоров (ЦСП), простейшие ПЛИС типов PAL и GAL, небольшая номенклатура АЦП, классические операционные усилители (ОУ).

Verilog — инструмент разработки цифровых электронных схем. Часть 4

При описании цифровых схем возникает необходимость задания констант, определяющих какие-либо фиксированные параметры. Эти константы могут описывать характерные задержки, ширину шин или любой другой параметр, не изменяющийся во время симулирования модели и известный на момент компиляции.

Verilog — инструмент разработки цифровых электронных схем. Часть 3

Поведение этих конструкций таково, что значение выражения вычисляется и блокирования последовательного исполнения операций не происходит, но новое значение будет присвоено только по истечении времени, указанного во временной конструкции, или после совершения события, указанного в событийной конструкции.

Verilog — инструмент разработки цифровых электронных схем. Часть 2

Синтаксис операторов в языке Verilog подобен синтаксису языка программирования С. К сожалению, отсутствуют операторы ++, -- и все операторы модификации вида (операция)=, например, *=, ^= и т.д.

Verilog — инструмент разработки цифровых электронных схем. Часть 1

Язык Verilog был разработан фирмой Gateway Design Automaton как внутренний язык симуляции. Cadence приобрела Gateway в 1989 г. и открыла Verilog для общественного использования.

Изучаем Active-HDL 7.1. Урок 14. Стили HDL-кодирования цифрового автомата

Продолжение. Начало в № 3`2009. В данной статье рассматриваются стили HDL-кодирования цифрового автомата.

Основы систем управления версиями файлов на примере Subversion (SVN). Часть 3

Представленная статья посвящена системе управления версиями под названием Subversion (SVN). Почему SVN? Потому что это достаточно простая, эффективная и бесплатная система. Для многих разработчиков ее возможностей более чем достаточно. Цель этой статьи — показать преимущества систем управления версиями файлов и с помощью простых примеров показать основы работы с SVN. Для демонстрации использует...

Проектирование схем на базе аналогового усилителя HCPL-7851

Сегодня оптроны распространены повсеместно. Эти электронные компоненты зарекомендовали себя как незаменимые элементы для гальванической развязки и подавления помех, поступающих через паразитные контуры с замыканием на «землю», а также других ЭМП. В простейшем виде оптрон состоит из светодиодного излучателя на входной стороне и биполярного фотодетектора на выходной стороне, разделенных диэлектри...