Процесс разработки и отладки проекта под семейство ПЛИС SmartFusion

В начале 2010 года корпорация Actel выпустила на рынок новое и единственное в своем роде семейство ПЛИС SmartFusion, которое стало логическим продолжением и дополнением предыдущего семейства ПЛИС Fusion c интегрированной аналого-цифровой частью.

Практический подход к резервированию вычислительно-управляющей системы средствами сети SpaceWire

Вследствие тяжелых условий эксплуатации космических аппаратов, которые включают в себя радиацию, значительные перепады температур и большие механические нагрузки, к вычислительно-управляющим системам предъявляются высокие требования по надежности. простой и широко распространенный метод обеспечения надежности — это тройное резервирование и применение ко всем исходящим сигналам схемы голосования...

Новое семейство цифро-аналогового программируемого системного чипа Actel SmartFusion

В первых числах марта корпорация Actel представила новое цифро-аналоговое семейство программируемых системных чипов (ПСЧ) SmartFusion, выполненных по технологии FLASH.

Процесс разработки проекта для ПЛИС в пакете Actel Libero IDE.Часть V

Компания Actel выпускает многократно программируемые ПЛИС, выполненные по Flash-технологии, и однократно программируемые ПЛИС, изготовленные по технологии Antifuse

Процесс разработки проекта для ПЛИС в пакете Actel Libero IDE. Часть IV

После того как проект синтезирован и отлажен, необходимо его имплементировать в ПЛИС — произвести размещение и трассировку проекта под конкретную микросхему и сгенерировать файл прошивки.

Процесс разработки проекта для ПЛИС в пакете Actel Libero IDE. Часть III

В этой части статьи рассказано о процессе синтеза RTL-модели в программе Synplify AE при разработке проекта для ПЛИС в пакете Actel Libero IDE.

Процесс разработки проекта для ПЛИС в пакете Actel Libero IDE. Часть II

В этой части статьи рассказано о процессе создания симуляции RTL-модели. К сожалению, многие уделяют ему недостаточно внимания, считая, что могут быстрее отладить проект непосредственно на плате, а симуляцию считают пустой тратой времени.

Процесс разработки проекта для ПЛИС в пакете Actel Libero IDE. Часть I

С появлением новых семейств многократно программируемых ПЛИС Аctel ProASIC3/E/L, IGLOO/E/Plus и Fusion, изготовленных по технологии FLASH, значительно возрос интерес к продукции компании и, соответственно, к средствам разработки — пакету Actel Libero IDE. Данная статья открывает цикл публикаций, в которых будут рассмотрены основные принципы и этапы процесса разработки и верификации проекта в ин...

Архитектура внутренних связей и формирования частоты ПЛИС Actel семейства ProASIC3/e

При рассмотрении структуры любой ПЛИС немаловажной характеристикой является архитектура внутренних локальных и глобальных связей, а также их конфигурирование. Это в немалой степени определяет возможность максимально использовать внутренние ресурсы ПЛИС и максимальное быстродействие конечного пользовательского дизайна, что особенно важно, когда дизайн использует ресурсы ПЛИС более чем на 80%.

Flash-семейства ПЛИС «Актел»

Сегодня на рынке электронных компонентов представлено большое количество семейств программируемых логических интегральных схем (ПЛИС) различных производителей. В данной статье представлены три семейства ПЛИС корпорации «Актел», выполненные по Flash-технологии — ProASIC3/E, IGLOO и Fusion.