Подписка на новости

Опрос

Нужны ли комментарии к статьям? Комментировали бы вы?

Реклама

 

Все статьи автора

Проектирование в условиях временных ограничений: компиляция проектов, (Компоненты и технологии №4'2011)

Со времени публикации в журнале статей авторов по проблемам компиляции ПЛИС прошло не так уж и много времени (чуть более трех лет), но существенные изменения, происходящие в современных СаПР, заставляют вернуться к этим проблемам снова. Методики проектирования, применяемые при разработке устройств на базе ПЛИС ведущих фирм Altera и Xilinx, модифицируются при выпуске каждой новой версии САПР. возможности таких модификаций резко возрастают. Материалы последующих статей ориентируются на возможности САПР фирмы Altera версии Quartus 10.0.

Проектирование в условиях временных ограничений: компиляция проектов. Часть 4, (Компоненты и технологии №3'2011)

Со времени публикации в журнале статей авторов по проблемам компиляции ПЛИС [3, 4] прошло не так уж и много времени (чуть более трех лет), но су щественные изменения, происходящие в современных САПР, заставляют вернуться к этим проблемам снова. Методики проектирования, применяемые приразработке устройств на базе ПЛиС ведущих фирм Altera и Xilinx, модифицируются при выпуске каждой новой версии САПР. Возможности таких модификаций резко возрастают. Материалы последующих статей ориентируются на возможности САПР фирмы Altera версии Quartus 10.0.

Проектирование в условиях временных ограничений: компиляция проектов. Часть 3, (Компоненты и технологии №2'2011)

Со времени публикации в журнале статей авторов по проблемам компиляции ПЛИС [3, 4] прошло не так уж и много времени (чуть более трех лет), но существенные изменения, происходящие в современных САПР, заставляют вернуться к этим проблемам снова. Методики проектирования, применяемые при разработке устройств на базе ПЛИС ведущих фирм Altera и Xilinx, модифицируются при выпуске каждой новой версии САПР. В озможности таких модификаций резко возрастают. Материалы последующих статей ориентируются на возможности САПР фирмы Altera версии Quartus 10.0.

Проектирование в условиях временных ограничений: компиляция проектов. Часть 2, (Компоненты и технологии №1'2011)

Со времени публикации в журнале статей авторов по проблемам компиляции ПЛИС [3, 4] прошло не так уж и много времени (чуть более трех лет), но существенные изменения, происходящие в современных САПР, заставляют вернуться к этим проблемам снова. Методики проектирования, применяемые при разработке устройств на базе ПЛИС ведущих фирм Altera и Xilinx, модифицируются при выпуске каждой новой версии САПР. В озможности таких модификаций резко возрастают. Материалы последующих статей ориентируются на возможности САПР фирмы Altera версии Quartus 10.0.

Проектирование в условиях временных ограничений: верификация проектов на основе ПЛИС. Часть 4, (Компоненты и технологии №8'2008)

Статья продолжает рассмотрение вопросов создания проектов на основе ПЛИС с условием максимального ускорения процедуры проектирования. Авторы продолжают рассмотрение общих вопросов применения мониторов открытой библиотеки верификации OVL. Заключительная часть цикла посвящена также перспективам развития средств верификации и их отражению в языках описания аппаратуры.

Проектирование в условиях временных ограничений: верификация проектов на основе ПЛИС. Часть 3, (Компоненты и технологии №6'2008)

Настоящая статья продолжает цикл публикаций, посвященных анализу особенностей проектирования на основе ПЛИС в условиях жестких временных ограничений. Авторы продолжают рассмотрение вопросов верификации аппаратуры, и потому включили в данную статью краткий обзор возможностей применения открытой библиотеки верификации OVL (Open Verification Library).

Проектирование в условиях временных ограничений: верификация проектов на основе ПЛИС. Часть 2, (Компоненты и технологии №5'2008)

Статья продолжает рассмотрение вопросов создания проектов на основе ПЛИС с условием максимального ускорения процедуры проектирования. Авторы продолжают рассмотрение вопросов верификации проектируемой аппаратуры. Данный выпуск посвящен описанию языка PSL (Property Specification Language).

Проектирование в условиях временных ограничений: верификация проектов на основе ПЛИС. Часть 1, (Компоненты и технологии №3'2008)

Статья продолжает рассмотрение вопросов создания проектов на основе ПЛИС с условием максимального ускорения процедуры проектирования. Если в предшествующих выпусках рассматривались средства и методы, применяемые на заключительных этапах проектирования (этапе отладки), то в последующих статьях преимущественное внимание будет уделено начальным этапам проектирования. Именно на них закладывается не только сам проект, но и большинство его ошибок. Чем раньше будет обнаружена ошибка, тем меньше времени в целом будет затрачено на проектирование. Один из вариантов раннего обнаружения заключается в применении средств и методов верификации на всех этапах проектирования. Этому направлению в отечественных изданиях и на страницах данного журнала уделяется явно мало внимания. Последняя обзорная публикация на эту тему в журнале была в конце 2004 года.

*Проектирование в условиях временных ограничений: компиляция проектов на основе ПЛИС, (Компоненты и технологии №1'2008)

Статья продолжает рассмотрение вопросов создания проектов на основе ПЛИС с условием максимального ускорения процедуры проектирования. Приведены примеры использования инкрементальной компиляции.

Проектирование в условиях временных ограничений: компиляция проектов на основе ПЛИС, (Компоненты и технологии №12'2007)

Статья продолжает рассмотрение вопросов создания проектов на основе ПЛИС с условием максимального ускорения процедуры проектирования. Средства обнаружения дефектов, рассмотренные в предыдущих выпусках серии публикаций, оказываются малоэффективными, если время устранения дефекта будет значительным. Довольно большая составляющая этого времени связана с повторной компиляцией проекта. Этот материал содержит как общие соображения по сокращению временных затрат, так и примеры практической работы с компилирующими средствами фирмы Altera.

Проектирование в условиях временных ограничений: отладка проектов (часть 3), (Компоненты и технологии №9'2007)

Данная статья продолжает рассмотрение вопросов отладки проектов на основе ПЛИС. Она содержит рекомендации и примеры практической работы со средствами фирм Altera и Synplicity.

Проектирование в условиях временных ограничений: отладка проектов (часть 2), (Компоненты и технологии №8'2007)

Настоящая статья продолжает цикл публикаций, посвященных анализу особенностей проектирования в условиях жестких временных ограничений. Рассматриваются вопросы отладки для ПЛИС, включая рекомендации и примеры практической работы с САПР одной из мировых ведущих фирм — Altera.

Проектирование в условиях временных ограничений: отладка проектов (часть 1), (Компоненты и технологии №6'2007)

Важность эффективного и быстрого исполнения тестирования и отладки в процессе проектирования современных электронных устройств возрастает с каждым днем. Успех реализации проекта во многом определяется умением пользоваться соответствующими инструментальными средствами. Данная статья включает как рассмотрение общих проблем отладки для ПЛИС, так и рекомендации по практической работе с наиболее распространенными САПР фирм Altera, Xilinx и Synplicity.

Граничное сканирование современных высокоскоростных соединений, (Компоненты и технологии №12'2006)

Выбор вариантов подготовки и проведения экспериментов, связанных со стандартом 1149.6, в значительной мере определяется целью тестирования и доступными пользователю программными средствами. Содержание операций и отдельных действий зависит от целевой направленности использования средств стандарта.

Граничное сканирование современных высокоскоростных соединений, (Компоненты и технологии №11'2006)

Одной из важнейших задач современного проектирования является тестирование различных видов соединений. Методы граничного сканирования впервые введены стандартом IEEE Std 1149.1-1990 [1]. Они хорошо зарекомендовали себя в задачах тестирования соединений, обеспечивающих обмен одиночными цифровыми сигналами, но не были ориентированы на тестирование других типов соединений, получающих в последнее время все большее распространение.

Метод граничного сканирования для смешанных сигналов, (Компоненты и технологии №9'2006)

Когда тестируемая схема включает фрагмент, имеющий хотя бы один внешний аналоговый или смешанный сигнал, ориентация на новый стандарт расширяет возможности для тестирования. Основные элементы измерительной аппаратуры включают модули аналогового сканирования (Analog Boundary Module — ABM) и интерфейсную схему тестовой шины (Test Bus Interface Circuit — TBIC), сопрягающую выбранные аналоговые контакты с тестирующим устройством через контакты AT1 и AT2.

Метод граничного сканирования для смешанных сигналов, (Компоненты и технологии №8'2006)

Описание принципов организации и функционирования интерфейса JTAG (метода граничного сканирования) и некоторых особенностей его реализации в цифровых проектах уже приводилось на страницах журнала, например в [1]. Там же перечислены источники, содержащие ответы на ряд вопросов, возникающих при желании ознакомиться с JTAG-интерфейсом. Более подробному изучению возможностей и правил использования JTAG может способствовать информация, изложенная в [2]. Вместе с тем приходится признать, что количество публикаций, особенно на русском языке, подробно и доходчиво излагающих этот круг вопросов, очень мало. Отечественной литературы, освещающей возможные и допустимые варианты решения сходных проблем для систем, содержащих не только цифровые, но и аналоговые сигналы (систем со смешанным представлением сигналов), практически нет. Авторы надеются, что данная публикация в какойто мере позволит повлиять на сложившуюся ситуацию. Представляется, что количество отечественных разработок, опирающихся на современные средства проектирования, зависит от многих факторов, но не в последнюю очередь определяется освещенностью в различных источниках информации.