Пример сквозного проектирования встраиваемой восьмиразрядной микропроцессорной системы на базе ядра семейства PicoBlaze, реализуемой на основе ПЛИС фирмы Xilinx. Часть 3
После завершения процесса подготовки всех необходимых модулей исходного описания проекта на языке VHDL определяем выводы кристалла, к которым будет выполняться трассировка «внешних» цепей разрабатываемого контроллера. Чтобы указать требуемую привязку интерфейсных цепей контроллера к выводам ПЛИС, сформируем файл временных и топологических ограничений проекта.
Пример сквозного проектирования встраиваемой восьмиразрядной микропроцессорной системы на базе ядра семейства PicoBlaze, реализуемой на основе ПЛИС фирмы Xilinx. Часть 1
Статья завершает цикл материалов, знакомящих с интегрированной средой разработки и отладки программного обеспечения восьмиразрядных микропроцессорных систем, выполняемых на основе конфигурируемых ядер семейства PicoBlaze [1–7] фирмы Xilinx, pBlaze IDE (Integrated Development Environment) [8–11]. В публикации на конкретном примере показан процесс сквозного проектирования встраиваемой микропроцес...
Обзор маршрута проектирования ПЛИС FPGA Advantage компании Mentor Graphics. Часть 4. Моделирование в среде FPGA Advantage
Данная статья продолжает описание маршрута проектирования FPGA Advantage, начатое в предыдущих номерах. Сегодня речь пойдет об интерактивном моделировании ранее созданного проекта.
Обзор маршрута проектирования ПЛИС FPGA Advantage компании Mentor Graphics. Часть 9. Расширенные возможности синтеза: ограничения синтеза
Данная статья является продолжением описания маршрута проектирования ПЛИС FPGA Advantage, начатого журнале «Компоненты и технологии» № 7`2005. В ней речь пойдет о расширенных возможностях задания ограничений для синтеза (Synthesis Constraints) в среде Precision.
Обзор маршрута проектирования ПЛИС FPGA Advantage компании Mentor Graphics. Часть 8. Расширенные возможности проектирования
Данная статья является продолжением описания маршрута проектирования FPGA Advantage, начатого в Компонентах и Технологиях № 7 `2005. В ней речь пойдет о расширенных возможностях проектирования, не рассмотренных в предыдущих статьях.
Обзор маршрута проектирования ПЛИС FPGA Advantage компании Mentor Graphics. Часть 7. Расширенная отладка
Данная статья является продолжением описания маршрута проектирования FPGA Advantage, начатого в КиТ № 7`2005. В ней речь пойдет об отладке проекта с использованием расширенных средств верификации.
Обзор маршрута проектирования ПЛИС FPGA Advantage компании Mentor Graphics. Часть 6. Подготовка к тестированию
В продолжении описания маршрута проектирования FPGA Advantage, начатого в № 7`2005, речь пойдет о создании тестбенча для отлаженного и синтезированного регистра BCDRegister. Тестбенч будет выполнен в виде блок-схемы (Flow Chart).
Обзор маршрута проектирования ПЛИС FPGA Advantage компании Mentor Graphics. Часть 5. Основы синтеза
Данная статья продолжает описание маршрута проектирования FPGA Advantage, начатое в «КиТ» № 7`2005. В ней речь пойдет о синтезе ранее созданного и отлаженного проекта bcdregister. Синтез будет выполнен в программе Precision, являющейся частью пакета FPGA Advantage.
Обзор маршрута проектирования ПЛИС FPGA Advantage компании Mentor Graphics. Часть 3
Настоящая статья является продолжением описания маршрута проектирования FPGA Advantage, начатого в журнале «Компоненты и технологии», № 7`2005. В ней пойдет речь о создании конечного автомата (State Machine) в пакете HDL Designer.